简介:基于可编程逻辑器件,设计了一种针对横向多通道像素并行输出特点的哈特曼波前传感器的实时质心运算流水线架构。该架构由乘法器单元、累加单元和除法单元组成,各个单元内运算器的数目可根据输出通道数和输出像素顺序自由配置。对于一帧图像的质心运算,经过该架构处理后延时仅为对最后输出的一个像素处理所需时间。仿真结果表明,对于以80MHz的时钟频率,横向8个像素并行输出的哈特曼波前传感器,其运算延时不超过0.5μs。
多通道像素并行输出哈特曼波前传感器的实时质心运算流水线架构设计