学科分类
/ 7
122 个结果
  • 简介:POP芯片堆叠技术,是现代电子信息产品为提高逻辑运算功能和存储空间而发展起来的一种新的高密度组装形式。本文主要从设备技术的角度分析总结POP绷装工艺实现过程中的问题与对策。重点讨论了POP组装过程中主要工序工艺参数优化方法和范围,探讨了工艺过程控制中应关注的问题,这些都是确保POP芯片堆叠成功率的关键。

  • 标签: POP 芯片堆叠 SMT
  • 简介:2003年国际电联提出“帮助全人类沟通”的口号,实际向各国提出了电信普遍服务的任务。在中国,城乡发展的信息差距也成为政府关注的热点问题之一。本文对中国电信普遍服务的实施进行了全面分析并提出了相关对策。

  • 标签: 中国实现 实现电信 普遍服务
  • 简介:WDMMulticast的关键问题是如何在WDM层建立组播树.本文深刻分析WDM网络上实现组播所面临的难题,并指出其与传统的IP组播的区别.在此基础上提出了两种可行的WDMMulticast方案.一种是对现有组播协议不加修改,但是需要增加一个中间层来实现WDM层组播树的构建;另外一种修改现有组播路由协议,使其充分考虑到WDM层的光分路能力,并设计新的波长路由分配算法来建WDM层组播树.本文对这两种方案详细分析并以目前广泛使用的DVMRP协议[1]为例来说明它们各自的特点.

  • 标签: IP组播 Multicast 组播路由协议 WDM网络 DVMRP 组播树
  • 简介:为了满足对直流电流进行检测的同时实现对电流信号缩小的需要,设计了一款电流检测电路,采用CSMC0.5μm120VBCD工艺。不同于传统电流检测电路,该电路直接对电流信号进行处理,输出具有较好的线性度,同时对输入信号基本无影响,并且电路结构较为简单,能够较好地满足IP核应用的需要。通过仿真验证以及流片、测试,证明该电路具有良好的功能性。文中同时给出该电路IP数据提取过程以及后续电路。

  • 标签: DC电流检测 IP核 VERILOG-A
  • 简介:文章提出了一种新的基于CORDIC算法的硬件电路实现方法。首先介绍CORDIC算法及其原理,然后介绍了CORDIC算法的16级流水线结构硬件电路实现,最后介绍了一种新的改进型实现方法,可以有效在兼顾16级流水线结构的高实时性优点的同时,解决CORDIC算法本身对角度范围的限制问题,同时在某种意义上也降低了电路的复杂度。

  • 标签: NCO CORDIC算法 16级流水线结构
  • 简介:针对军事信息系统在服务化开发中实时性需求,构建了一种高实时的服务框架。该框架采用精简的二进制编解码算法、异步非阻塞通信模型和高效的I/O线程模型,从而不断提升分布式服务框架在实时性和并发量方面性能。设计了3级注册中心,实现了服务的全局注册发现。最后,通过性能测试验证了该设计的正确性和合理性。

  • 标签: 分布式 面向服务架构 实时服务 注册中心
  • 简介:表面组装技术(SurfaceMountTechnology)是当今电子工业的支柱技术。这些年来随着市场竞争的日益加剧、产品投放市场的时间日益缩短、生产周期越来越短、新技术不断引入,如何提高SMT系统的生产效率就变得越发重要,因此基于SMT系统优化的旅行商问题(TSP)就被提出来了。本文针对基于SMT系统优化的旅行商问题进行了分析和研究,对SMT系统优化进行了系统分析设计,介绍了如何减少X-Y工作台运动,提出两种针对环球HSP贴片机最优路径的优化算法,并基于一种方法编程实现了基本方案。最后在HSP贴片系统上使用本解决方案,大幅度提高了生产效率,证明了本解决方案的优越性和高效性,同时也为用其它算法解决SMT系统优化问题提供了一种可参考的思路。

  • 标签: 表面组装技术 数据准备 计算机辅助设计 旅行商问题 优化
  • 简介:使用FPGA内部资源BlockRam实现异步FIFO,因为未使用外挂FIFO,使得板卡设计结构简单并减少了硬件板卡的干扰,给硬件调试工作带来了方便,也充分体现了FPGA的优势,这种方法对设计异步唧的使用具有很好的借鉴意义。实验通过VERILOG编程实现异步FIFO,对程序进行了功能仿真、时序仿真,并下载到FPGA芯片中进行了硬件仿真,实验结果达到了预期的参数要求,完成了FIFO软硬件设计。

  • 标签: FPGA 异步FIFO VERILOG TS流数据
  • 简介:布局是EDA流程中至关重要的环节,布局质量的好坏直接影响了其后的布线过程,乃至布线完成后整个电路的性能。传统的FPGA布局中以CLB为最小单元,一旦打包完成,CLB中的配置不再改变。实现了BLE级的FPGA布局,并把布局结果转换为XDL格式文件,使用Xilinx工具验证其正确性。

  • 标签: FPGA BLE 布局
  • 简介:文章根据低功耗设计理论和方法,分别从系统级、模块级及RTL级三个层次上考虑一款SoC芯片功耗设计。在系统级采用工作模式管理方式,在模块级采用软件管理的方式,RTL级采用门控方式,三种方式的应用大大降低芯片了的功耗。仿真分析表明,该芯片的低功耗设计策略取得了预期的效果,实现了较低的动态功耗与很低的静态功耗。该SoC采用0.18μmCMOS工艺库实现,面积为7.8mm×7.8mm,工作频率为80Mnz,平均功耗为454.268mW。

  • 标签: 低功耗 系统芯片 功耗管理 门控时钟
  • 简介:目前,辽宁鞍山“数字人事工程”进展顺利,已实行工资管理自动化的统发单位达289个,统发人员21008人,全地区实现数据库管理人员达60558人,

  • 标签: “两个率先” 工资管理 人事 鞍山 人员 实行
  • 简介:介绍了地基红外搜索跟踪系统的特点、组成及工作原理,并对系统设计和应用进行了分析。针对系统图像处理技术的关键问题,如弱小目标检测、面目标检测及图像跟踪等提出了解决方法,并对工程实现中采用的算法进行了分析。

  • 标签: 红外跟踪 红外图像 目标检测 弱小目标 局部二元模式
  • 简介:7N1日,TCL集团副总裁史万文表示,TCL全球五大制造基地全部彩电生产线已提前半年完成改造,具备了RoHS标准生产能力,TCL以其为蓝本制定了企业“绿色品质”标准,全力打造绿色竞争力。

  • 标签: TCL彩电 无铅生产线 手机 TCL集团 制造基地 生产能力
  • 简介:首先,介绍了Docker与DevOps的特点;其次,针对传统持续集成发布的问题,阐述了基于Docker构建的DevOps系统的特点与优势;再次,描述了该系统设计的总体架构、具体实现和运作流程;最后,给出了该系统的应用模式.

  • 标签: 持续集成 DOCKER DevOps Kubernetes Jenkins
  • 简介:装箱是FPGA工具设计流程中关键的一步,是综合、工艺映射和布局的桥梁,在很大程度上影响了电路的速度和功耗。基于千万门级FPGAxc5vlx20tff323-2器件,对XST综合工具综合后的网表进行装箱,并把装箱结果转换为XDL格式文件,使用Xilinx工具验证其正确性。

  • 标签: FPGA 装箱 验证