简介:本设计对免缩放因子CORDIC算法进一步改进,改进包括进一步减少迭代次数和减少双步CORDIC算法中区间折叠模块输出调整方式。将改进后的算法与免缩放因子单步算法和免缩放因子双步算法相结合,给出一种正余弦波形产生的架构。用Verilog编写RTL级实现改进后的架构代码,仿真输出与Matlab数据对比,其中正余弦误差都集中在2%一下。在A1teraEP2C70F89C6芯片上做FPGA验证,时钟频率可达1000MHz。
简介:2015年12月9日,韩国三星电子进行了部门重组,并宣布将新设“电装事业组”,进军智能汽车技术领域。随着苹果、谷歌和亚马逊等全球知名IT电子企业纷纷投身于新一代汽车领域,三星电子也对外表示将正式进军智能汽车电装配件领域,这引发了外界极度的关注。
免绵放因子CORDIC算法改进及FPGA实现
三星电子部门重组进军智能汽车技术领域