简介:摘 要:针对传统LTE 1/3Turbo译码性能略低,并且经典的MAP Turbo译码算法由大量的乘除运算构成,计算复杂,资源消耗大,不利于FPGA的实现的问题。为了提高译码性能且方便工程实现及应用,采用1/5码率的Turbo译码,同时在经典MAP译码算法的基础上进行了一系列简化计算。最终在xilinx公司的xc7vx690tffg1157-2型号芯片上实现。
简介:摘要:在现代通信技术迅猛发展的背景下,FPGA作为高速串行通信的关键组件,其性能直接影响通信质量。国产FPGA在这一领域的应用日益广泛,但随之而来的误码问题特别需要解决。误码率的准确测试对于确保通信系统的可靠性至关重要。本文旨在探讨国产FPGA高速串行接口误码率的测试软件设计,分析FPGA通信特性,提出创新的测试方法,并通过实验验证软件的有效性,以期为提高通信系统性能提供技术支持。
基于FPGA的低码率Turbo译码器的设计与实现
国产FPGA高速串行接口误码率测试软件设计