学科分类
/ 1
15 个结果
  • 简介:利用静电放电(ESD)模拟器对集成电路芯片进行电压注入损伤效应实验,通过存贮示波器记录的波形进行乘法和积分运算,得到对应注入电压下芯片上吸收的平均峰值功率和能量.对放电电压与平均峰值能量作散点图,采用曲线拟合的方法对离散点进行拟合,针对该曲线拟合的方法进行了分析,最终建立了ESD注入电压与平均峰值能量之间的数学模型.

  • 标签: ESD 电压 能量 效应 损伤 集成电路芯片
  • 简介:分析了部队信息系统集成的必要性以及实施中遇到的困难,讨论了基于异构数据源整合与信息系统集成的核心技术与实现模式,论证了基于异构数据源整合在部队系统集成应用的可行性和优越性.

  • 标签: 信息系统集成 异构数据源 数据集成
  • 简介:JOEF是一个支持军事行动中化生放核(CBRN)防护的仿真系统,该系统面向用户的主要界面为联合军种或各个军种自动报告CBRN信息的联合报警与报知网络(JWARN),JOEF还能把CBRN探测器/传感器和C^4I系统之间传输的数据自动化以尽量降低CBRN袭击事件的毁伤效果。

  • 标签: 集成系统 作战效果 C^4I系统 仿真系统 军事行动 面向用户
  • 简介:为研究静电放电(ESD)对微机接口电路的干扰效应,设计了一种单片机系统串行数据传输电路试验模型.利用静电放电模拟器对自行设计的单片机系统进行了效应试验,并对测得的试验数据进行了分析,得出了这类典型串口通讯在静电放电环境下的一些规律.

  • 标签: 静电放电 接口电路 效应研究 微机 干扰效应 数据传输
  • 简介:介绍了一种焦平面阵列探测器非均匀性的多点实时校正系统,该系统具有校正精度高、易于实现、实时性强等优点.同时介绍了该系统中的重要逻辑模块--12bit×8bit乘法器的VHDL设计,该乘法器占用FPGA硬件资源少,运行实时性好.

  • 标签: 非均匀性校正 FPGA 乘法器 VHDL
  • 简介:结合工程需要设计了消息基器件数据低寄存器定位监视电路,满足了总线和本地CPU对数据低寄存器读写时的时序关系,给出了部分实现电路和状态转移流程图.

  • 标签: VXI总线 电路设计 寄存 数据 监视 器件
  • 简介:介绍了一种电容式抗高过载低量程加速度计差动脉宽调制电路的工作原理以及振荡电路和信号处理电路的设计,经过实验调试,证明此电路具有较高的精确度和抗干扰能力.另外,还对电路调试中出现的问题进行了分析,并提出了一些可行的措施.

  • 标签: 传感器技术 电容式加速度计 差动脉宽调制 电路调试
  • 简介:从磁通守恒原理出发,通过建立单端起爆螺旋形爆炸磁通压缩发电机(EMCG)的等效电路模型,详细地分析了这种发电机在压缩运行过程中各有关的物理量及其相互关系,为进行数值模拟和装置设计提供了有用的参考。

  • 标签: 爆磁压缩 高功率脉冲电源 发电机