简介:针对雷达等机电产品的基础共性问题,以其机械系统为核心,进行虚拟产品研发技术研究,提出了复杂机电产品虚拟装配、自动化仿真、CAE计算结果可视化发布的解决方法,突破了基于人自然操作的交互式虚拟装配、数字样机高级仿真、CAE计算结果可视化等关键技术,解决了基于人自然操作的自动装配、基于可配置模板的自动仿真以及CAE计算结果的重构等难题,实现了对雷达等机电产品研发过程中基于数字样机技术的虚拟产品自动化装配设计、自动化仿真以及CAE计算结果的发布,形成了雷达虚拟产品集成研发平台。
简介:在穿墙雷达建筑物布局成像中,针对现有成像算法因没有充分利用墙体本身的物理特性而出现墙体轮廓模糊、边缘不连贯以及成像过程耗时的问题,提出一种基于优化最小化框架的墙体成像算法。该算法首先利用像素块来表征墙体连续块状的物理特性,并将其引入信号模型,然后以LASSO(LeastAbsoluteShrinkageandSelectionOperator)模型为基础,在优化最小化框架下构造稳健的优化目标函数,最后利用墙体回波信号的时移特性并结合卷积得到迭代过程的快速实现。实验结果表明,该算法对墙体成像特征明显,不仅保证了墙体轮廓特性,而且杂波少、分辨率高,并较大幅度减小了成像算法处理时间。
简介:频率合成器称为电子系统的"心脏",直接数字频率合成器(DDS)相对于传统的频率合成技术具有很明显的优点。然而,存在着输出频率有限、输出杂散严重的问题。用FPGA实现DDS受制于芯片本身运行速度和功耗的影响,因此,基于FPGA实现高速、低功耗的DDS具有重要的意义。主要设计了一种并行DDS结构。相位累加器采用四路并行,并在每一路采用两级流水线结构提高寻址速度。通过查找表与类似于坐标旋转数字计算(CORDIC)算法的角度旋转方法相结合实现相幅转换。最后,采用多相结构实现四路并行输出,得到约-120dB的无杂散动态范围(SFDR)的正交波形。四路并行结构相对于单路DDS,输出信号频谱带宽提高了四倍。