简介:本文介绍3.1-4.8GHzMB-OFDM系统的CMOS射频收发器。电路采用直接变频架构,由接收器、发射器和频率综合器组成。采用PGS隔离技术和其他隔离措施完成了单片射频收发器的版图布局。后仿真结果表明,接收链路可提供的最大增益为72dB,其52dB为可变增益,三个子频带内噪声系数介于5.2-7.8dB,带外IIP3不低于-3.4dBm。发射链路可提供的可控输出功率-8dBm到-2dBm,输出1dB压缩点不低于4dBm,输出信号边带抑制约44dBc,载波抑制不低于34dBc。频率综合器在三个频点间的跳变时间小于9ns。芯片采用Jazz0.18μm射频CMOS工艺设计,面积为6.1mm2。在1.8V电源电压下,总电流约221mA。
简介:DDR3SDRAM是新一代的内存技术标准,也是目前内存市场上的主流。大量的嵌入式系统或手持设备也纷纷采用DDR3内存来提高性能与降低成本,随着越来越多的SoC系统芯片中集成DDR3接口模块,设计一款匹配DDR3的内存控制器IP软核具有良好的应用前景。本文在研究了DDR3的JEDEC标准的基础上,设计出DDR3控制器IP软核的整体架构,并使用VerilogHDL语言完成DDR3控制器IP软核。在分析了40nmDDR3PHY测试芯片的基本性能的基础上,设计DDR3控制器IP软核的接口模块。搭建利用AXI总线对DDR3控制器IP软核发出直接激励的仿真验证平台,针对设计的具体功能进行仿真验证,并在XilinxXC5VLX330T-FF1738-2开发板上实现对DDR3存储芯片基本读/写操作控制。在EDA仿真环境下,DDR3控制器IP软核的总线利用率达到66.6%。
简介:去年6月国务院颁发了"18号文件",提出了鼓励发展集成电路产业的若干政策,成为集成电路产业发展的新起点;今年9月,信息产业部在上海召开了"全国集成电路行业工作会议",为"十五"集成电路产业的发展做出了全面的专项部署;今年11月,中国半导体行业协会在深圳组织召开了"集成电路产业与市场研讨会",对国务院"18号文件"中关于集成电路方面的相关优惠政策进行了补充和完善,进一步加大了政府对集成电路产业的扶持力度。这些良好的政策环境和市场前景正吸引着一批批新的设计公司不断涌现,充分显示我国集成电路产业的春天已经来临。中国半导体行业协会IC设计分会(原ICCAD联谊会)近年来曾分别在深圳、上海、北京组织召开了三届IC设计年会。本届年会和"全国SoC/IPcore技术应用与商务研讨会"同期在杭州召开,在IC设计分会张惠泉秘书长和杭州产业化基地有关人员的有效组织下,会议取得圆满成功,使得协会与行业的交流、地方政府与企业的合作越来越紧密。目前我国已初步建成了以七个产业化基地模式来发展集成电路设计产业,杭州作为国家集成电路设计产业化基地之一,为集成电路设计产业共同发展发挥了重要作用。以下是本刊记者杭州之行的综合报道。