学科分类
/ 2
27 个结果
  • 简介:任何一个操作系统,必定是建立在硬件基础上的。不管你是使用什么系统,肯定都想录求尽可能快的速度。那么,在日常运行的环境下,如何对系统进行优化调整呢?

  • 标签: 操作系统 WINDOWS 图标 应用程序 注册表
  • 简介:个性化自己的电脑,可能是每一个电脑用户都尝试过的:或偶尔,或经常,或热衷;个性化自己的电脑也有各种各样的方法,系统自带的调整,第三方软件等等;个性记设置也是方方面面的,桌面(可能是效果就明显的,每天随心而定一种桌面背景,其实也很惬意)、任务栏、开始菜单,快捷图标等等,真的是太多了……但最终还是那句话,能表现自己的,才是适合自己的电脑个性化设置也不例外!如果你要调整你的电脑桌面、图标、文件夹等,按本文介绍的方法,大约只需要60钟就能给你的电脑一个独特的外观和不一样的感觉,不信?那就试试吧!

  • 标签: 个性化设置 桌面背景 开始菜单 快捷图标 电脑桌面 第三方
  • 简介:在高速链路中,差分线由于具有很高的鲁棒性从而应用广泛,因此差分线的补偿就显得至关重要。以寻找最优的补偿方法为研究目的,结合实际PCB工作中的层叠结构,通过在HFSS和ADS中搭建模型,对比验证不同补偿方式对差分信号质量的影响。最后,指出存在的问题并总结归纳解决方法,为今后PCB布线中差分信号线的补偿方式提出了一些建议。

  • 标签: 高速链路:差分线:补偿方式
  • 简介:现今是追求个性张扬的时代,色彩饱满的物品更受消费者喜欢。MP3和手机不是都能更换各种图案的彩色外壳么?IT产品也不例外,光驱就能换前险(面板)……这不,现在市场上出现了一种专为笔记本电脑设计的彩色贴膜,只要花30元,最多30钟的制作时间,就可让你的老笔记本焕发容光,变成“彩壳”笔记本!

  • 标签: 笔记本电脑 彩壳 自制 IT产品 电脑设计 制作时间
  • 简介:对于局域网内的工作站来说其优化包括软件与硬件两个方面。在工作站系统安装方面,我们要针对不同的硬件档次安装不同的操作系统,安装Win9x连接NT或者2000同时服务器及工作站都需要多安装一个NetBull协议这增加了系统负担,不是明智选择但是如果确实因工作需要或服务器档次够高也就无所谓了。

  • 标签: 工作站 局域网 服务器 WIN9X 硬件 操作系统
  • 简介:通过分析ZigBee协议中Cluster—Tree和AODVjr算法的优缺点,提出一种基于Cluster—Tree+AODvjr的优化路由算法。该算法利用ZigBee协议中的邻居表,通过定义分区来确定目的节点的范围,从而控制广播RREQ分组的跳数,防止无效的RREQ泛洪。此优化算法能够有效地减小路由跳数,缩短传输时延,减少网络中死亡节点的数量,提高数据传送的成功率。

  • 标签: ZigBee 路由算法 Cluster—Tree+AODVjr 邻居表 分组
  • 简介:分析OSEK/VDX规范所定义的实时操作系统的任务状态及其调度过程;采用最早时限优先调度(EDF)算法对基于优先级的占先调度算法进行改进,得到改进算法——优先级时限优化调度法;运用差分时限链对优化算法进行实现,并对其有效性进行了对比分析。

  • 标签: OSEK/VDX 实时操作系统 最早时限优先调度 优先级占先调度 汽车
  • 简介:在静止、复杂背景的运动目标检测算法中,减背景技术是高效的方法。大多数背景建模和背景更新运算量大,本文将目标的边缘特征融入到减背景算法中,通过对离散的目标边缘梯度进行网格密度连通域判断来提取目标。实验结果表明,该算法可以有效地减小光线变化、噪声等影响,程序优化后系统运算速度提高,能够实时地对运动目标进行检测。

  • 标签: DSP/BIOS 运动目标检测 边缘梯度 程序优化
  • 简介:随着绿色软件概念的提出,嵌入式软件优化不再只以提高性能作为目标,嵌入式软件的功耗优化已成为低功耗软件系统的重要研究方向。在研究4种常用软件优化方法的基础上,对源码级和算法级的功耗进行测试与分析,并将分析结果运用到嵌入式操作系统μC/OS—II及其应用软件上,对μC/OS—II进行源码级和算法级的功耗优化。实验结果表明,该优化方法能有效地降低嵌入式软件的功耗。

  • 标签: 源码级 算法级 功耗测试 功耗优化 EMSIM
  • 简介:通过优化显卡配置参数和显卡超频,可以令步入英雄迟暮之年的老显卡焕发青春,也可以使目前风头正劲的主流显卡彻底释放出它的潜能。另外,目前某些游戏对于显卡的性能提出了近乎变态的要求,此时我们可以适当降低显卡的画质参数来满足速度的需要:同样.适当对显示卡的内核和显存频率超频,也会收到不错的效果。这里笔者以ATI系列显卡为例.介绍一下如何对“镭卡”进行优化和超频。

  • 标签: 显卡 超频 显存频率 显示卡 内核 ATI系列
  • 简介:PCIe总线在雷达系统中应用日益广泛,但FPGA内部集成的PCIe硬核数量有限,难以满足雷达并行录取多种数据的需求。为此,本文提出了一种改进的PCIeDMA数据传输方法,利用XilinxFPGA集成的单个PCIe硬核实现了多路数据在高速传输情况下的并行录取。针对实现过程中遇到的时序问题,提出了采用多级FIFO级联方法进行时序优化。依据XilinxFPGA的时钟网络特点,对时钟资源进行优化,便于日后系统的扩展和升级。

  • 标签: FPGA PCIE 并行录取 时序优化