简介:IEEEStd1800-2500SystemVerilog作为一种工业标准硬件设计和验证语言,具有能够把RTL设计、测试平台、断言和覆盖率全面综合在一起的优点。而基于SystemVerilog的VMM(verificationmethodologyman-ual)验证方法学能够在此基础上获得更多的重用扩展性、更全面的功能覆盖率,以及更合理的层次化验证结构。本文主要提出了一种基于VMM验证方法学的验证环境,通过验证一个多媒体数字视频芯片中视频格式转换功能模块,简称FCU(FomatConvertUnit)模块,证明了VMM验证方法学的重用性、扩展、自动检查、层次化结构的特点。
简介:日益剧烈的市场竞争已使工业产品的设计与生产厂家越来越清楚地意识到:比别人更快地推出优秀的新产品,就能占领更多的市场。为此,CAE方法作为缩短产品开发周期的得力工具,越来越频繁地引入了产品的设计与生产的各个环节,以提高产品的竞争力。CAE在整个产品生命周期的各个阶段都可以创造效益,重点是在设计早期,在机床、工装、原材料准备等重大的投入之前,保证设计的正确性,避免浪费和失误,而且为制造、销售、后期支持服务等阶段提供良好的保证。